最新资讯风向标

英特尔TigerLakeCPU架构可能出现类似HEDT的10nm缓存重新平衡

2020-09-01 09:21 作者: 来源: 本站 浏览: 2次 字号:

摘要:   早在英特尔发布Skylake微体系结构时,英特尔便开始在HEDT系列中重新平衡其CPU的缓存结构。根据Geekbench的说法,即将到来的10nm Tiger Lake移动CPU可能会进行类似的缓存重新平衡。      英特尔的Tiger Lake CP...

  早在英特尔发布Skylake微体系结构时,英特尔便开始在HEDT系列中重新平衡其CPU的缓存结构。根据Geekbench的说法,即将到来的10nm Tiger Lake移动CPU可能会进行类似的缓存重新平衡。

  

  英特尔的Tiger Lake CPU缓存结构优化-即将推出类似HEDT的10nm缓存重新平衡

  假设英特尔在发布HEDT Skylake-X CPU之前采取了类似的措施,那么英特尔可能会继续向Tiger Lake发展。在Skylake-X的情况下,英特尔减少了L3缓存的数量,而增加了低延迟的L2缓存,但是,对于Tiger Lake-Y,英特尔可能会在L1,L2和L3的每个缓存中进行改进。以前,移动和台式机CPU共享相同的缓存结构,但是通过重新设计缓存,英特尔可以提高移动CPU的效率。

  查看Geekbench报告,所讨论的系统正在运行Tiger-Y-Y CPU,具有四个内核和八个线程。该芯片具有显着改变的缓存,每个内核具有1,280KB(1。25MB)的大型L2缓存,从而使L2缓存总数达到了5,120KB(5MB)。L2高速缓存的数量比其前身提高了400%。随着L2高速缓存的显着增加,英特尔的示例CPU拥有50%的L3高速缓存大小,总共增加了12MB。

  至于L1缓存,英特尔将L1指令缓存的大小提高到48KB,尽管L1数据缓存保持在32KB。经过测试的样本CPU似乎可以克服现有Skylake-X CPU所需的权衡;L2高速缓存的增加并不以L3高速缓存的减少为代价,因此整体性能得以提高。Tiger Lake有望做出的其他改进包括引入PCIe 4。0(该功能目前仅适用于AMD的X570和TRX40平台)以及多达96个EU的Intel Xe iGPU。

  可用性和流程

  预计Tiger Lake CPU系列将在2020年至2021年的某个时间投放市场,尽管我会一针见血,因为10纳米制程在全面生产之前还有一段路要走。Tiger Lake将成为Intel第一代10nm Ice Lake的继任者,并将作为Intel Process-Architecture-Optimization模型中由Intel(10nm ++)构建的第三代10nm变体的最优化步骤而形成。